关于低功耗晶振选择与低功耗晶振电路设计

关于低功耗晶振选择与低功耗晶振电路设计

对于一些只能提供有限电源的电路应用,我们不得不对晶振也提出低功耗的要求。有两种选择:无源晶振方案和有源晶振方案。

  • 无源晶振低功耗方案

无源晶振实现低功耗的前提是:能够在较小激励功率之下正常起振且保持正常工作状态(频率稳定性)。在此条件之下,还需要考虑与时钟芯片的兼容性,比如,建议选择电压为1.8V的时钟芯片。否则,一味仅降低激励功率(Drive Level )或选择较小晶振负载电容(Capacitive Load, Load Capacitance),则有可能导致无源晶振起振困难,甚至不起振。

常规无源晶振的激励功率为10μw (100μW max.)。目前,特殊研发的 49S系列无源晶振可做到0.5μw,以满足客户对无源晶振低功耗之需求。

  • 有源晶振低功耗方案

关于有源晶振低功耗的选择问题,有源晶振额定输入电压一般为:1.8V、2.5V、2.8V、3.3V及5V可选,晶诺威建议首先选择低电压(1.2V或1.8V)输入的晶振类型。一般情况下,有源晶振的输出负载为15PF,但基于对功率的需求不同,也有10PF、30PF及50PF可选。有源晶振功耗一般小于5mA,特殊研发的低功耗有源晶振功耗可做到低于0.8mA,以满足客户对有源晶振低功耗之需求。

从电路设计角度,可以选择具有待机模式(Stand-by)的有源晶振。

晶振的待机模式STAND BY功能介绍

电话:0755-23068369