常见的差分晶振波形主要为:LVDS和LVPECL这两种输出逻辑,均属于方波,输出功率比较大,驱动能力较强,但谐波分量非常多。这两种输出模式是差分晶振的输出逻辑,两者的相位刚好相反,因此它们能够组成更高性能的系统,同时还能消除共模噪声。
PECL代表“发射极耦合逻辑”,PECL是常用于高速时钟分配电路的差分逻辑输出,PECL需要+5V电源.低电压PECL(LV PECL)表示PECL电路设计用于3.3V或2.5V电源,电源电压与低压CMOS石英晶振相同。
PECL输出晶振优势:
1.由于大电压摆动,具有非常好的抖动性能
2.理想应用于高速电路
3.能够驱动长传输线
PECL输出晶振缺点:
1.与单端输出相比,差分输出和外部直流偏置会产生更大的功耗
2.与1.8V电源不兼容
LVDS输出
LVDS代表低压差分信号,以1.2V为中心工作电压,无论电源如何。
LVDS输出的优点:
1.由于较小的电压摆幅(通常约为350mV),与LV-PECL差分晶振输出相比功耗更低
2.不易受噪音影响
3.与CMOS/TTL相比,EMI辐射更低
LVDS输出的缺点:
与PECL相比,抖动性能降低
LVDS输出差分晶振是为了满足数据通信,电信,服务器,外围设备和计算机市场中需要高速数据传输的应用。.
注意事项:
1:LVDS:这种输出逻辑的输出频率可达600MHz以上,同时PCB的要求也相当高,差分线还要求严格等长,拥有三种应用模式:单向点对点,双向点对点,多点结构,可以实现半双工通信,在多点结构中更是可以驱动多个驱动器。
2: LVPECL不同电平之间不能直接驱动,需要使用交流耦合,电阻网,特供芯片等等来过度,但是由于都是射随结构,所以必须有电阻拉到一个直流偏置电压。
关于晶振输出波形更多文章,请点击官网以下链接: